2019年5月,由PCI-SIG官方釋出了PCIe 5.0規(guī)范,傳輸速度為32.0GT/s,是PCIe 4.0的兩倍,其Throughput同樣分為 x1, x2, x4, x8, x16 Lanes,因此最高可以到達63GByte/s的傳輸能力,隨著它的傳輸效能提高,PCIe在消費性產(chǎn)品、Server或是工業(yè)領(lǐng)域等應(yīng)用上,扮演著更重要的角色。毫無疑問,傳輸速度的提高也成為Connector的技術(shù)門坎,除了提高傳輸帶寬之外,Connector也不斷地縮小外型、提高密度以及致力于各方需求的整合。
Server是高頻應(yīng)用中重要領(lǐng)域之一,因應(yīng)PCIe 5.0的時代來臨,Gen-Z、MCIO與SAS等Connector就顯得更為重要,此篇將先介紹Gen-Z和MCIO相關(guān)信息,SAS Connector的細節(jié)則留在下一篇說明。
【Connector 介紹:Gen-Z】
機構(gòu)設(shè)計參考SFF-TA-1002的規(guī)范,分成1C、2C、4C、4C+四種Connector如下圖,PCIe Pinout則參考SFF-TA-1009,而Gen Z的傳輸帶寬范圍則從2.5GT/s NRZ~112GT/s PAM-4,這樣的規(guī)格未來還可應(yīng)用在PCIe 6.0。
插槽方向如下圖分成四種:直立(straight)、直角(right angle)、正交(orthogonal)、板邊(straddle),但須注意的是,正交方向插槽的傳輸帶寬最高為16GT/s NRZ。
Gen Z用于Server的Form Factor
- DESFF E1.S:可以替代2,并且改善了過去M.2的一些缺點,例如:無法熱插入、高溫與過溫。另外,PCIe在SSD的應(yīng)用上預(yù)期最多使用4 Lanes(Gen Z, 1C) ,但以E1.S的Form Factor的設(shè)計條件,若有其他應(yīng)用需求的話,Power可以提供到20W、8 Lanes(Gen Z, 2C)。
- DESFF E3:用來取代2,PCIe的通道范圍從4 ~16 Lanes(Gen Z, 4C),Power最高可以到70W。
【Connector 介紹:MCIO】
MCIO是Mini Cool Edge IO的縮寫,機構(gòu)設(shè)計參考SFF-TA-1016規(guī)范,插槽如下圖分成直立(vertical)以及直角(right angle)兩種,F(xiàn)orm Factor分成38pin、74pin、124pin以及 148pin,傳輸帶寬范圍則從25GT/s NRZ ~ 112GT/s PAM4,同樣未來也可被PCIe 6.0所擴充使用。
MCIO用pin數(shù)量來分類Form Factor而不用Lane的原因,是因為pinout定義中的sideband可以彈性作為高頻信號使用,以38pin的form factor來說明,原先定義的高頻pin只有x4 Lanes,但是將sideband作為高頻信號pin使用后,就可以擴充到x6 Lanes,如下圖。因此PCIe的 x1, x2, x4, x8, x16 Lanes皆能符合其需求。
【高速連接器的挑戰(zhàn)】
如前面所言,傳輸速度提高的同時,Connector的pin size縮小、傳輸通道(Lane)的數(shù)量也隨之提高,比起過去低速的Connector來說是相對高的技術(shù)門坎。
首先將面臨的是帶寬問題,是否能達到傳輸期待的速度?帶寬的好壞由Insertion Loss (IL)和 Return Loss (RL)決定,與金屬的材質(zhì)、厚度、寬度、都有直接與間接的關(guān)系。
理想上都是 IL與RL都是越小越好(損失小),也代表傳輸數(shù)據(jù)帶寬能夠上升。
第二個挑戰(zhàn)是Plug與Receptacle接觸時的接觸阻抗(并非接觸電阻)。接觸阻抗太差,當(dāng)遇到較高頻的信號時會產(chǎn)生極大的return Loss,導(dǎo)致帶寬下降。
第三個挑戰(zhàn)則是串音(Crosstalk),剛剛提到pin size縮小、Lane數(shù)量提高,導(dǎo)致高速pin之間靠得更近,這些條件都會提高crosstalk影響。另外,信號的radiation太強(例如return loss太大所造成)也會提高crosstalk。
最后的挑戰(zhàn)則是Skew,指的是兩個相同信號同時進入connector,量測輸出信號之間的時間差,低頻的時候兩者信號差個數(shù)十ps或許不會有錯誤發(fā)生;但是當(dāng)在高頻的時候,5~10ps的時間差就極有可能發(fā)生錯誤。高頻pin與pin之間的skew稱為intra skew,而高頻對線之間(pair與pair之間),稱之為inter skew,因此,要能讓每pin的信號誤差都在規(guī)范內(nèi),也成為一大挑戰(zhàn)。
以上介紹了Gen Z與MCIO connector以及面臨高速信號的挑戰(zhàn)。百佳泰為各標(biāo)準(zhǔn)協(xié)會(ex. USB, HDMI, DisplayPort…)所認證的Cable & Connector ATC (Authorized Test Center),對于高頻信號的線材及連接器有豐富的測試經(jīng)驗。
想了解百佳mailto:service@allion.com泰更多服務(wù)器相關(guān)服務(wù)內(nèi)容,請點選:http://wsmcp.cn/server-validation/
如欲咨詢協(xié)助,請隨時聯(lián)系我們:cn_service@allion.com.cn